검색어 입력폼

[논리회로실험] NAND, NOR, XOR 게이트

저작시기 2002.03 |등록일 2004.07.23 한글파일한컴오피스 (hwp) | 5페이지 | 가격 2,000원

목차

1. 실험 2 NAND, NOR, XOR 게이트
2. 이론
4. 부품 목록
4. 실험 절차
6. 예비 보고서
7. 예상결과

본문내용

1. 실험 2 NAND, NOR, XOR 게이트

2. 이론::
NAND 게이트는 AND 연산의 보수를 나타내며, 이름 NAND 는 NOT와 NAD를 합성한 것이다.
NOR 게이트는 OR 연산의 보수를 출력하며, NOT와 OR의 합성어이다.
NAND와 NOR 게이트는 표준 논리게이트로 광범위하게 사용되며 실제 AND 와 OR 게이트보다도 널 리 사용된다. 이는 NAND와 NOR 게이트가 실제 트랜지스터로 구현하기가 더 용이하기 때문이다.
(1) NAND게이트
NAND게이트의 입력을 X, Y라 하고, 출력을 Z라 하면, 의 관계를 가진다.
NAND게이트의 출력부분에 있는 작은 원은 부정 지시자(negation indication)인데, 논리적 complement(보수)를 나타낸다. NAND게이트는 모든 논리 게이트가 NAND게이트로 대치될 수 있기 때문에 범용 게이트라고 불린다. 그리고 NAND연상은 (드 모르강의 법 칙)이므로 OR게이트의 입력에 버블을 가진 회로도로 표현된다. 어떤 논리 함수가 곱의 논리 합(sum of product)의 형태를 가질 때 편리하게 NAND게이트들로 구현될 수 있다.

참고 자료

없음
다운로드 맨위로