검색어 입력폼

[전자회로실험] 전압레귤레이션

등록일 2004.06.01 한글파일한글 (hwp) | 6페이지 | 가격 500원

소개글

회로도와 함께 피스파이스 시뮬레이션 분석까지 포함된 완성도 높은 레포트입니다.

목차

1. 보고서 요약
2. 각 실험별 측정결과와 분석
1) 실험 20 전압 레귤레이션
2) 실험 20. 3단자 레귤레이션
3. Discussion

본문내용

1. 보고서 요약
이번 실험은 전압 레귤레이션과 3단자 IC 레귤레이션, 연산 증폭 신호발생기에 대한 실험이다. 전압레
귤레이션 실험에서 부하저항의 변화에 따른 제너다이오드의 레귤레이션 특성을 확인 할 수 있었다.
3단자 IC 레귤레이터 실험에서는 8V 이상의 전압이 입력되었을때 출력을 항상 8V로 출력하는 7808
소자를 사용해 전압레귤레이션을 확인할 수 있었다.

2. 각 실험별 측정결과와 분석
1) 실험 20 전압 레귤레이션
1>Vout(min)
2> Vout(max)
2) 실험 20. 3단자 레귤레이션
-고정 전압 레귤레이션
이번 실험은 3단자 IC 레귤레이터의 특성을 알아보는 실험이다. 7808 이라는 소자의 입력부에 직류전압을 인가하고, 출력전압을 측정해보았다. 그 결과 1V의 입력에 4.6mV 라는 작은 출력이 나타났고, 5V의 입력에는 3.7V의 출력이 나타났다. 10V부터 15V까지는 동일한 8V의 출력이 나타났다. 이러한 결과를 보면, 7808이라는 소자는 8V이상의 입력전압이 인가되었을 때 항상 출력을 8V로 레귤레이션 하는 것을 알 수 있다. 만약 입력전압이 8V보다 작다면 그 입력전압에도 못미치는 출력을 내보낸다. 피스파이스 시뮬레이션은 7808 소자가 없어서 7805 소자로 시뮬레이션했다. 그 결과는 입력전압이 다르다는 것을 생각하면 동일한 결과를 출력했다고 할 수 있다.
다운로드 맨위로