검색어 입력폼

[회로이론] 연산 증폭기를 이용한 응용 회로 실험

등록일 2004.05.25 한글파일한글 (hwp) | 3페이지 | 가격 500원

목차

1. 적분기 회로의 실험
2. 미분기 회로의 실험
3. 저역 통과 필터

본문내용

1. 적분기 회로의 실험.

적분회로를 구성하여 함수 발생기에서 여러 주파수의 사각파를 발생시켰을때 출력 파형을 관찰하여 보았다.

적분 이득의 변화에 따른 출력 파형의 상태를 관찰하여 보았다. 각각의 네 경우에서 위쪽의 사각파가 함수 발생기에서 발생시킨 사각파이고 아래쪽의 파형이 출력 파형이다. 1)번과 4)번의 경우 출력 파형이 비교적 깔끔한 삼각파로 나타났다. 1)에서의 = 0.5V( 한 눈금이 0.5V이므로 대략 출력 그래프가 한 눈금을 차지한다고 관찰됨), RC = 10^-3 이고 4)에서의 = 5V( 1눈금은 2V, 피크 투 피크 출력 전압이 대략 2.5칸을 차지하므로 2*2.5=5V)이고 RC = 10^-4 이므로 이때 출력 전압과 입력 전압과의 관계를 생각해보면, 이므로 RC값에 반비례하여 출력 전압의 크기가 결정됨을 알 수 있다. 1)과 4)의 실험 결과를 비교해 보면 적분 이득 RC의 값에 반비례하여 출력 전압이 나타났음을 위의 식을 통하여 다시 확인해 볼 수 있다. 2)와 3)의 실험은 출력 전압이 제대로 적분된 결과를 나타내지 못했는데 그 이유는 R이나 C의 문제가 아니라 함수 발생기에서 넣어준 입력 파형의 주파수가 100kHz로 너무 컸기 때문이라고 볼 수 있다.
다운로드 맨위로