검색어 입력폼

[전자회로] 전원회로의 정전류 부하 회로분석

등록일 2004.04.12 한글파일한글 (hwp) | 7페이지 | 가격 1,100원

목차

없음

본문내용

정전류 부하회로로 구성된 정류기의 설계를 위해 수학적인 분석을 살펴보도록 하자.

위의 그래프를 보게 되면 단순히 다이오드 브리지를 통과하여 얻어지는 전압 파형은 cos 함수 그래프의 절대값을 표현해 놓은 것과 같다. 따라서 수식은 위와 같이 얻어질 수가 있다. 여기서 파형이 sin 함수 그래프인가 cos 함수 그래프인가 하는 것은 그다지 의미가 없는 것으로 보인다.

이 회로에 Capacitor를 첨가하게 되면,
과 같은 수식이 만들어지게 되는데, 위의 수식 중에서 위와 아래의 수식은 종전과 같은 cos 함수의 식이지만 와 사이의 식은 , 동안에 Transformer로부터 들어온 전류가 capacitor에 충전되어 있다가 와 사이에서 공급 전압이 capacitor에 축적된 전압보다 낮아지기 시작하면서 capacitor의 충전되어 있던 전하가 방전이 되기 시작하게 된다. 감소속도는 이므로 capacitor의 용량이 커지면 감소속도가 줄어들게 되며, Idc값이 크면 감소속도는 빨라지게 된다. capacitor에서 전하가 방전이 시작이 되면 capacitor의 전압은 점차 하락하게 되며, 이것은 Transformer에서 들어오는 전류가 증가하여 공급전압의 크기가 점차 커져 capacitor의 하락 전압과 크기가 같아질 때까지 capacitor의 전압 강하는 지속된다.
다운로드 맨위로