검색어 입력폼

4-Phase clock 발생기 예비 맥스플러스포함

등록일 2004.03.21 | 최종수정일 2014.08.20 한글파일한글 (hwp) | 3페이지 | 가격 800원

소개글

제가 사용하던 레포트로 첨에는 맥스플러스가 엄고
후반부터 필요한 부분은 모두 포함되있습니다.
제법 공들여 썼습니다

목차

1. clock 구성과 필요성
2. 4상 클럭( 4-phase clock )

예비 보고서
1. Clock 발생기의 동작원리를 기술하시오.
2. 1-pulse, 2pluse clock 및 그밖의 pulse clock에 대해 알아보아라.

시뮬레이션

본문내용

1. clock 구성과 필요성
⇒ 다상 클럭은 많은 비중첩 양, 부펄스로 구성되었다. 이런 클럭은 디지털 시스템에서 종종 필요로 하고 있다. 예를 들면 마이크로 프로세서는 보통 로 불리는 비중첩의 2상 클럭을 필요로 한다. 각 클럭파형은 연속적인 양의 펄스로 구성되어 있다. 그러나 동시에 두 개의 파형이 양의 레벨로 되는 것은 불가능하기 때문에 어느 정도의 간격을 두고 있다. 따라서 양의 펄스는 비중첩된다고 말한다.

2. 4상 클럭( 4-phase clock )
이 실험에서 4상 클럭은 3종류의 IC를 연결하여 구성하였다. 7404 inverter, 7476 JK flip-flop, 74139 1-4 decoder는 앞서도 사용된 소자들이다. 이 세 개의 IC는 4개의 클럭파형를 발생시키기 위해 <그림 9-2>처럼 연결되었다. 각각의 파형은 부의 펄스로 구성되어 있고 파형은 주어진 시간에 단지 하나의 부의 펄스파형만이 발생된다. 더욱이 각각의 부의 펄스는 이상이 없음을 보증한다.
다운로드 맨위로