검색어 입력폼

[실험] ttl

등록일 2003.12.06 한글파일한글 (hwp) | 3페이지 | 가격 900원

소개글

(a)EX-OR 회로와 진리표 (b)전형적인 EX-OR 게이트 기호 (c)EX-OR 게이트에 대한 IEEE/ANSI
진리표에 따라 두 경우, 즉 A=B=1(AB항)과 A=B=0(항)일 때 출력 x가 1이 된다. 다시 말해서, 이 회로는 두 입력이 같을 때 1을 출력한다.
EX-NOR 회로는 EX-OR 회로와 완전히 반대로 동작한다. EX-NOR 게이트의 전통적인 기호는 EX-OR 기호의 출력단에 작은 원을 덧붙여 만든다.그림[2-b]. IEEE/ANSI 기호는 EX-OR 기호의 출력에 작은 삼각형을 덧붙여 만든다. 이 두 가지 기호는 단지 하나의 입력만 HIGH 일때 LOW의 출력을 갖는다.

목차

없음

본문내용

N-MOS와 P-MOS처럼, CMOS 입력은 신호원으로부터 전류의 흐름이 거의 없을 정도로 큰 저항(1012Ω)을 가지고 있다. 그러나 각 CMOS 입력은 일반적으로 접지에 5㎊ 부하가 걸린다. 이 입력 커패시턴스틑 하나의 CMOS출력이 구동할 수 있는 CMOS입력의 수를 제한한다. CMOS출력은 출력 스위칭 시간이 구동되는 부하수에 비례하여 증가하도록 모든 입력 커패시턴스의 병렬결합으로 충정하거나 방전시켜야 한다. 전형적으로 각 CMOS부하는 구동회로의 전파지연 3㎱ 증가시킨다. 예로서 위의 그림에서 NAND게이트 1이 부하없이 구동되면 25㎱의 tPLH를 가질 것이다. 이것은 20개의 부하가 연결되었다면 25㎱+20(3㎱)=85㎱로 증가할 것이다.
다운로드 맨위로