검색어 입력폼
평가점수C

낮은 위상잡음의 B-WLL대역 주파수 합성기 설계

등록일 2001.02.06 한글파일한글 (hwp) | 9페이지 | 가격 1,100원

목차

한국전자파 학회 발표논문
1.서론
2.B-WLL용 주파수 합성기의 구성
3.SRD주파수 체배기의 해석
4.설계
5.제작 및 측정결과

본문내용

본 논문에서는 낮은 위상 잡음을 갖는 B-WLL대역 국부발진기(LO)로 사용될 주파수 합성기를 설계 및 제작하였다. 2GHz 대역의 주파수 합성기를 구성, 낮은 위상잡음의 안정된 파형을 얻은 후 SRD(Step Recovery Diode)를 이용한 주파수 체배기를 거쳐 12GHz 대역의 신호를 발생시키고 다시 Doubler를 통하여 BWLL TX LO용 주파수인 25GHz 대역의 위상 고정된 안정한 신호를 얻었다.
제작된 주파수 합성기는 각각 출력 주파수 24.92GHz, 25.10GHz, 25.26GHz를 가지며, 이중 출력 주파수 24.92GHz에서 0.44dBm의 발진출력과 -87.93dBc/Hz(@10KHz), -109.54dBc/Hz(@100KHz)의 위상잡음 특성을 나타내었다.

다운로드 맨위로